order_bg

mga produkto

DS90UB914ATRHSRQ1 Original Brand New QFN DS90UB914ATRHSRQ1 Uban sa Salesman RE-VALIDATE Offer Pleas

mubo nga paghulagway:

Ang DS90UB914A-Q1 device nagtanyag ug FPD-Link III interface nga adunay high-speed forward channel ug bidirectional control channel para sa data transmission sa usa ka coaxial cable o differential pair.Ang DS90UB914A-Q1 device naglakip sa differential signaling sa high-speed forward channel ug bidirectional control channel data paths.Ang deserializer gipunting alang sa mga koneksyon tali sa mga imager ug mga video processor sa usa ka ECU (Electronic Control Unit).Ang kini nga aparato haum kaayo alang sa pagmaneho sa datos sa video nga nanginahanglan hangtod sa 12-bit nga giladmon sa pixel ug duha nga mga signal sa pag-synchronize kauban ang bidirectional control channel bus.


Detalye sa Produkto

Mga Tag sa Produkto

Mga Hiyas sa Produkto

MATANG DESKRIPSIYON PILI
Kategorya Mga Integrated Circuit (ICs)

Interface

Mga Serializer, Deserializer

 

 

 

Si Mfr Mga Instrumento sa Texas  
Sunod-sunod nga Automotive, AEC-Q100  
Pakete Tape ug Reel (TR)

Giputol nga Tape (CT)

Digi-Reel®

 

 

 

Status sa Produkto Aktibo  
Kalihokan Deserializer  
Rate sa Data 1.4Gbps  
Uri sa Input FPD-Link III, LVDS  
Uri sa Output LVCMOS  
Gidaghanon sa mga Input 1  
Gidaghanon sa mga Output 12  
Boltahe - Supply 1.71V ~ 3.6V  
Operating Temperatura -40°C ~ 105°C (TA)  
Type sa Pag-mount Ibabaw nga Mount  
Pakete / Kaso 48-WFQFN Gibutyag nga Pad  
Supplier Device Package 48-WQFN (7x7)  
Numero sa Base nga Produkto DS90UB914  
SPQ 1000 ka mga PCS  

 

Ang Serializer/Deserializer (SerDes) maoy usa ka pares sa functional blocks nga sagad gigamit sa high speed nga komunikasyon aron mabayran ang limitadong input/output.Kini nga mga bloke nag-convert sa datos tali sa serial data ug parallel interface sa matag direksyon.Ang termino nga "SerDes" kasagarang nagtumong sa mga interface nga gigamit sa lain-laing mga teknolohiya ug aplikasyon.Ang nag-unang paggamit sa usa ka SerDes mao ang paghatag ug data transmission sa usa ka linya o adifferential paresaron mamenosan ang gidaghanon sa mga I/O pin ug interconnects.

 

Ang batakang SerDes function gilangkoban sa duha ka functional blocks: ang Parallel In Serial Out (PISO) block (aka Parallel-to-Serial converter) ug ang Serial In Parallel Out (SIPO) block (aka Serial-to-Parallel converter).Adunay 4 ka lain-laing mga arkitektura sa SerDes: (1) Parallel clock SerDes, (2) Embedded clock SerDes, (3) 8b/10b SerDes, (4) Bit interleaved SerDes.

Ang PISO (Parallel Input, Serial Output) block kasagaran adunay parallel clock input, usa ka set sa data input lines, ug input data latches.Mahimo kining gamiton sa sulod o sa gawasphase-locked loop (PLL)aron padaghanon ang umaabot nga parallel clock hangtod sa serial frequency.Ang pinakasimple nga porma sa PISO adunay usarehistro sa pagbalhinnga makadawat sa parallel data kausa matag parallel clock, ug ibalhin kini sa mas taas nga serial clock rate.Ang mga pagpatuman mahimo usab nga mogamit sa adoble-bufferedmagparehistro aron malikayanmetastabilitysa pagbalhin sa data tali sa mga domain sa orasan.

Ang bloke sa SIPO (Serial Input, Parallel Output) kasagaran adunay makadawat nga output sa orasan, usa ka set sa mga linya sa output sa datos ug mga trangka sa datos sa output.Ang nadawat nga orasan mahimo nga nakuha gikan sa datos sa serialpagbawi sa orasanteknik.Bisan pa, ang mga SerDes nga wala magpadala usa ka orasan naggamit reference nga orasan aron i-lock ang PLL sa husto nga frequency sa Tx, paglikay sa ubosharmonic nga mga frequencyanaa sadata stream.Ang bloke sa SIPO dayon nagbahin sa umaabot nga orasan hangtod sa parallel rate.Ang mga pagpatuman kasagaran adunay duha ka mga rehistro nga konektado isip usa ka double buffer.Ang usa ka rehistro gigamit sa orasan sa serial stream, ug ang lain gigamit sa paghawid sa datos alang sa hinay, parallel nga kilid.

Ang ubang mga matang sa SerDes naglakip sa encoding/decoding blocks.Ang katuyoan niini nga pag-encode/pag-decode kasagaran sa pagbutang sa labing menos nga mga limitasyon sa istatistika sa rate sa mga transisyon sa signal aron mahatagan ang kadali.pagbawi sa orasansa tigdawat, sa paghatagpag-frame, ug sa paghatagBalanse sa DC.

Mga bahin alang sa DS90UB914A-Q1

  • Kwalipikado para sa automotive nga mga aplikasyon AEC-Q10025-MHz to 100-MHz Input Pixel Clock Support
    • Temperatura sa device grade 2: -40 ℃ ngadto sa + 105 ℃ ambient operating temperatura range
    • Ang lebel sa klasipikasyon sa HBM ESD sa device ±8kV
    • Ang lebel sa klasipikasyon sa CDM ESD sa device C6
  • Programmable data payload: Padayon nga low latency bidirectional control interface channel nga adunay suporta sa I2C sa 400-kHz
    • 10-bit Payload hangtod sa 100-MHz
    • 12-bit Payload hangtod sa 75-MHz
  • 2:1 Multiplexer aron makapili tali sa duha ka input nga mga imahe
  • Makadawat ug labaw sa 15-m coaxial o 20-m shielded twisted-pair cables
  • Lig-on nga Power-Over-Coaxial (PoC) nga operasyon
  • Awtomatikong mopahiangay ang pagdawat sa equalizer alang sa mga pagbag-o sa pagkawala sa kable
  • LOCK output reporting pin ug @SPEED BIST diagnostic feature aron ma-validate ang integridad sa link
  • Usa ka suplay sa kuryente sa 1.8-V
  • ISO 10605 ug IEC 61000-4-2 ESD compliant
  • EMI/EMC mitigation uban sa programmable spread spectrum (SSCG) ug receiver staggered outputs

Deskripsyon alang sa DS90UB914A-Q1

Ang DS90UB914A-Q1 device nagtanyag ug FPD-Link III interface nga adunay high-speed forward channel ug bidirectional control channel para sa data transmission sa usa ka coaxial cable o differential pair.Ang DS90UB914A-Q1 device naglakip sa differential signaling sa high-speed forward channel ug bidirectional control channel data paths.Ang deserializer gipunting alang sa mga koneksyon tali sa mga imager ug mga video processor sa usa ka ECU (Electronic Control Unit).Ang kini nga aparato haum kaayo alang sa pagmaneho sa datos sa video nga nanginahanglan hangtod sa 12-bit nga giladmon sa pixel ug duha nga mga signal sa pag-synchronize kauban ang bidirectional control channel bus.

Ang deserializer adunay usa ka multiplexer aron tugutan ang pagpili tali sa duha ka input imager, usa nga aktibo matag higayon.Ang nag-unang video transport nag-convert sa 10-bit o 12-bit nga data ngadto sa usa ka high-speed serial stream, uban sa usa ka bulag nga low latency bidirectional control channel transport nga modawat sa impormasyon sa pagkontrol gikan sa I2C port ug independente sa video blanking period.

Ang paggamit sa TI's embedded clock technology nagtugot sa transparent nga full-duplex nga komunikasyon sa usa ka differential pair, nga nagdala sa asymmetrical-bidirectional control channel nga impormasyon.Kini nga single serial stream nagpasimple sa pagbalhin sa usa ka lapad nga data bus sa PCB traces ug cable pinaagi sa pagwagtang sa skew nga mga problema tali sa parallel data ug mga agianan sa orasan.Makadaginot kini pag-ayo sa gasto sa sistema pinaagi sa pagpagamay sa mga agianan sa datos nga sa baylo makapakunhod sa mga lut-od sa PCB, gilapdon sa kable, ug gidak-on sa connector ug mga pin.Dugang pa, ang mga input sa Deserializer naghatag og adaptive equalization aron mabayran ang pagkawala gikan sa media sa mas taas nga distansya.Ang internal nga DC-balanced nga pag-encode/decoding gigamit sa pagsuporta sa AC-coupled interconnects.


  • Kaniadto:
  • Sunod:

  • Isulat ang imong mensahe dinhi ug ipadala kini kanamo