10AX115H2F34E2SG FPGA Arria® 10 GX Pamilya 1150000 Cells 20nm Teknolohiya 0.9V 1152-Pin FC-FBGA
Mga Detalye sa Teknikal sa Produkto
EU RoHS | Nagsunod |
ECCN (US) | 3A991 |
Kahimtang sa Bahin | Aktibo |
HTS | 8542.39.00.01 |
SVHC | Oo |
Ang SVHC Milapas sa Threshold | Oo |
Automotive | No |
PPAP | No |
Ngalan sa Pamilya | Arria® 10 GX |
Teknolohiya sa Proseso | 20nm |
User I/Os | 504 |
Gidaghanon sa mga Rehistro | 1708800 |
Operating Supply Boltahe (V) | 0.9 |
Mga Elemento sa Logic | 1150000 |
Gidaghanon sa mga Multiplier | 3036 (18x19) |
Type sa Memorya sa Programa | SRAM |
Gibutang nga Memorya (Kbit) | 54260 |
Kinatibuk-ang Gidaghanon sa Block RAM | 2713 |
Mga EMAC | 3 |
Mga Yunit sa Logic sa Device | 1150000 |
Numero sa Device sa mga DLL/PLL | 32 |
Mga Kanal sa Transceiver | 96 |
Bilis sa Transceiver (Gbps) | 17.4 |
Gipahinungod nga DSP | 1518 |
PCIe | 4 |
Programmability | Oo |
Suporta sa Reprogrammability | Oo |
Proteksyon sa Kopya | Oo |
In-System Programmability | Oo |
Grado sa Bilis | 2 |
Single-Ended I/O Standards | LVTTL|LVCMOS |
External Memory Interface | DDR3 SDRAM|DDR4|LPDDR3|RLDRAM II|RLDRAM III|QDRII+SRAM |
Minimum nga Operating Supply Boltahe (V) | 0.87 |
Pinakataas nga Operating Supply Boltahe (V) | 0.93 |
I/O Boltahe (V) | 1.2|1.25|1.35|1.5|1.8|2.5|3 |
Minimum nga Operating Temperatura (°C) | 0 |
Pinakataas nga Operating Temperatura (°C) | 100 |
Grado sa Temperatura sa Supplier | Extended |
Tradename | Arria |
Pagbutang | Ibabaw nga Mount |
Taas sa Pakete | 2.95 |
Lapad sa Pakete | 35 |
Gitas-on sa Pakete | 35 |
Nagbag-o ang PCB | 1152 |
Standard Ngalan sa Pakete | BGA |
Pakete sa Supplier | FC-FBGA |
Ihap sa Pin | 1152 |
Hulma nga Tingga | bola |
Ang kalainan ug relasyon tali sa FPGA ug CPLD
1. FPGA kahulugan ug mga kinaiya
FPGAnagsagop sa bag-ong konsepto nga ginganlan og Logic Cell Array (LCA) ug Configurable Logic Block (CLB) ug Input Output (IOB) Block ug Interconnect.Ang ma-configure nga logic module mao ang sukaranan nga yunit aron mahibal-an ang function sa gumagamit, nga sagad nga gihan-ay sa usa ka laray ug ipakaylap ang tibuuk nga chip.Ang input-output module IOB mokompleto sa interface tali sa logic sa chip ug sa external package pin, ug kasagarang gihan-ay sa palibot sa chip array.Ang internal nga mga wiring naglangkob sa lain-laing mga gitas-on sa mga bahin sa wire ug pipila ka programmable koneksyon switch, nga nagkonektar sa nagkalain-laing programmable logic blocks o I/O blocks aron maporma ang usa ka sirkito nga adunay usa ka piho nga function.
Ang nag-unang mga bahin sa FPGA mao ang:
- Gigamit ang FPGA sa pagdesinyo sa ASIC circuit, ang mga tiggamit dili kinahanglan nga magproyekto sa produksiyon, makakuha usa ka angay nga chip;
- Ang FPGA mahimong gamiton isip pilot sample sa uban nga hingpit nga customized o semi-customizedASIC nga mga sirkito;
- Adunay daghang mga trigger ug I/O pin sa FPGA;
- Ang FPGA usa sa mga aparato nga adunay pinakamubo nga siklo sa disenyo, labing ubos nga gasto sa pag-uswag ug labing ubos nga peligro sa ASIC circuit.
- Gisagop sa FPGA ang high-speed nga proseso sa CHMOS, ubos nga konsumo sa kuryente, ug mahimong mahiuyon sa lebel sa CMOS ug TTL.
2, CPLD kahulugan ug mga kinaiya
CPLDnag-una nga gilangkuban sa programmable Logic Macro Cell (LMC) sa palibot sa sentro sa programmable interconnection matrix unit, diin ang LMC logic structure mas komplikado, ug adunay komplikado nga I/O unit interconnection structure, mahimong mamugna sa user sumala sa ang mga panginahanglan sa piho nga istruktura sa sirkito, aron makompleto ang pipila nga mga gimbuhaton.Tungod kay ang mga bloke sa lohika adunay interconnected sa fixed length metal wires sa CPLD, ang gidisenyo nga logic circuit adunay time predictability ug naglikay sa disbentaha sa dili kompleto nga prediksyon sa timing sa segmented interconnect structure.Sa 1990s, ang CPLD mas paspas nga milambo, dili lamang sa mga kinaiya sa pagpapas sa elektrisidad, apan usab sa mga advanced nga bahin sama sa edge scanning ug online programming.
Ang mga kinaiya sa CPLD programming mao ang mosunod:
- Ang lohikal ug memorya nga mga kapanguhaan abunda (Cypress De1ta 39K200 adunay labaw pa kay sa 480 Kb sa RAM);
- Flexible nga modelo sa timing nga adunay sobra nga mga kapanguhaan sa ruta;
- Flexible sa pag-usab sa pin output;
- Mahimong ma-install sa sistema ug ma-reprogram;
- Dako nga gidaghanon sa I/O nga mga yunit;
3. Mga kalainan ug koneksyon tali sa FPGA ug CPLD
Ang CPLD mao ang abbreviation sa komplikado nga programmable logic device, ang FPGA mao ang abbreviation sa field programmable gate array, ang function sa duha mao ang batakan nga managsama, apan ang pagpatuman nga prinsipyo mao ang gamay nga lain-laing mga, mao nga kita usahay dili magtagad sa kalainan tali sa duha, kolektibo. gitawag nga programmable logic device o CPLD/FPGA.Adunay ubay-ubay nga mga kompanya nga naghimo sa CPLD/FPGAs, ang pinakadako nga tulo mao ang ALTERA, XILINX, ug LAT-TICE.Ang CPLD decomposition combinatorial logic function kusog kaayo, ang usa ka macro unit mahimong madugta ang usa ka dosena o labaw pa sa 20-30 combinatorial logic input.Bisan pa, ang usa ka LUT sa FPGA makahimo ra sa pagdumala sa kombinasyon nga lohika sa 4 nga mga input, busa ang CPLD angay alang sa pagdesinyo sa komplikado nga kombinasyon nga lohika sama sa pag-decode.Bisan pa, ang proseso sa paghimo sa FPGA nagtino nga ang gidaghanon sa mga LUT ug mga nag-trigger nga naa sa FPGA chip dako kaayo, kasagaran libolibo, ang CPLD sa kasagaran makakab-ot lamang sa 512 nga lohikal nga mga yunit, ug kung ang presyo sa chip gibahin sa gidaghanon sa lohikal. mga yunit, ang kasagaran nga lohikal nga kantidad sa yunit sa FPGA mas ubos kaysa sa CPLD.Mao nga kung daghang mga trigger ang gigamit sa disenyo, sama sa pagdesinyo sa usa ka komplikado nga timing logic, nan ang paggamit sa FPGA usa ka maayong pagpili.
Bisan kung ang FPGA ug CPLD mga programmable ASIC nga mga aparato ug adunay daghang kasagaran nga mga kinaiya, tungod sa mga kalainan sa istruktura sa CPLD ug FPGA, sila adunay kaugalingon nga mga kinaiya:
- Ang CPLD mas angay alang sa pagkompleto sa lain-laing mga algorithm ug combinatorial logic, ug ang FPGA mas angay alang sa pagkompleto sa sequential logic.Sa laing pagkasulti, ang FPGA mas angay alang sa flip-flop rich structure, samtang ang CPLD mas angay alang sa flip-flop limited ug product term rich structure.
- Ang padayon nga routing structure sa CPLD nagtino nga ang timing delay niini parehas ug matag-an, samtang ang segmented routing structure sa FPGA nagtino nga ang paglangan niini dili matag-an.
- Ang FPGA adunay labaw nga pagka-flexible kaysa CPLD sa programming.
- Ang CPLD giprograma pinaagi sa pag-usab sa logic function sa usa ka fixed internal circuit, samtang ang FPGA giprograma pinaagi sa pag-usab sa mga wiring sa internal nga koneksyon.
- Ang Fpgas mahimong maprograma ubos sa mga ganghaan sa lohika, samtang ang CPLDS giprograma ubos sa mga bloke sa lohika.
- Ang FPGA mas gisagol kaysa CPLD ug adunay mas komplikado nga istruktura sa mga kable ug pagpatuman sa lohika.
Sa kinatibuk-an, ang konsumo sa kuryente sa CPLD mas dako kaysa sa FPGA, ug kung mas taas ang degree sa integrasyon, mas klaro.