XC2C256-7TQG144C QFP144 xilinx chips 1.8V Input-output nga gidaghanon 118 FLASH PLD IC electronic
Mga Hiyas sa Produkto
MATANG | DESKRIPSIYON | PILI |
Kategorya | Mga Integrated Circuit (ICs) |
|
Si Mfr | AMD Xilinx |
|
Sunod-sunod nga | CoolRunner II |
|
Pakete | Tray |
|
Status sa Produkto | Aktibo |
|
Programmable Type | Sa System Programmable |
|
Panahon sa Paglangan tpd(1) Max | 6.7 ns |
|
Supply sa Boltahe - Internal | 1.7V ~ 1.9V |
|
Gidaghanon sa Logic Elements/Blocks | 16 |
|
Gidaghanon sa Macrocells | 256 |
|
Gidaghanon sa mga Ganghaan | 6000 |
|
Gidaghanon sa I/O | 118 |
|
Operating Temperatura | 0°C ~ 70°C (TA) |
|
Type sa Pag-mount | Ibabaw nga Mount |
|
Pakete / Kaso | 144-LQFP |
|
Supplier Device Package | 144-TQFP (20×20) |
|
Numero sa Base nga Produkto | XC2C256 |
|
I-report ang Sayop sa Impormasyon sa Produkto
Tan-awa ang Susama
Mga Dokumento ug Media
TYPE sa RESOURCE | LINK |
Mga panid sa datos | XC2C256 nga datasheet |
Impormasyon sa Kalikopan | Xiliinx RoHS Sert |
Gipili nga Produkto | CoolRunner™-II CPLDs |
Asembliya/Gigikanan sa PCN | Mult Dev LeadFrame Chg 29/Okt/2018 |
HTML Datasheet | XC2C256 nga datasheet |
Mga Klasipikasyon sa Kalikopan ug Export
ATTRIBUTE | DESKRIPSIYON |
Status sa RoHS | Nagsunod sa ROHS3 |
Moisture Sensitivity Level (MSL) | 3 (168 ka oras) |
Status sa REACH | REACH Dili maapektuhan |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
Ang usa ka komplikado nga programmable logic device (CPLD) usa ka logic device nga adunay hingpit nga programmable AND/OR arrays ug macrocells.Ang mga Macrocells mao ang nag-unang mga bloke sa pagtukod sa usa ka CPLD, nga adunay mga komplikado nga operasyon sa lohika ug lohika alang sa pagpatuman sa disjunctive normal nga mga ekspresyon sa porma.AND/OR arrays kay bug-os nga reprogrammable ug responsable sa pagbuhat sa lain-laing mga logic functions.Ang mga macrocells mahimo usab nga ipasabut ingon mga functional block nga responsable sa paghimo sa sequential o combinatorial logic.
Ang usa ka komplikado nga programmable logic device usa ka innovative nga produkto kumpara sa naunang logic device sama sa programmable logic arrays (PLAs) ug Programmable Array Logic (PAL).Ang mga naunang logic device dili programmable, mao nga ang logic gitukod pinaagi sa paghiusa sa daghang logic chips.Ang CPLD adunay pagkakomplikado tali sa mga PAL ug field-programmable gate arrays (FPGAs).Adunay usab kini nga mga bahin sa arkitektura sa mga PAL ug FPGA.Ang nag-unang kalainan sa arkitektura tali sa usa ka CPLD ug FPGA mao nga ang mga FPGA gibase sa mga lamesa sa pagpangita, samtang ang mga CPLD gibase sa dagat-sa-mga ganghaan.
Ang kasagaran nga mga bahin sa CPLDs ug FPGAs mao nga silang duha adunay daghang mga ganghaan ug flexible nga mga probisyon alang sa lohika.Samtang ang kasagarang mga bahin tali sa CPLDs ug PALs naglakip sa non-volatile configuration memory.Ang mga CPLD maoy mga lider sa merkado sa mga programmable logic device, nga adunay daghang benepisyo sama sa advanced programming, mubu nga gasto, dili mausab ug sayon gamiton.
Akomplikado nga programmable logic device(CPLD) maoy aprogrammable logic deviceuban sa pagkakomplikado tali sa saMga PALugMga FPGA, ug mga bahin sa arkitektura sa duha.Ang nag-unang building block sa CPLD mao ang amacrocell, nga adunay lohika nga pagpatumandisjunctive normal nga pormamga ekspresyon ug mas espesyal nga mga operasyon sa lohika.
Mga bahin [usba]
Ang pipila sa mga bahin sa CPLD parehas saMga PAL:
- Non-volatile configuration memory.Dili sama sa daghang mga FPGA, usa ka eksternal nga pagsumpoROMdili kinahanglan, ug ang CPLD mahimong molihok dayon sa pagsugod sa sistema.
- Alang sa daghang kabilin nga CPLD nga mga aparato, ang pagruta nagpugong sa kadaghanan nga mga bloke sa lohika nga adunay mga signal sa input ug output nga konektado sa mga eksternal nga pin, pagkunhod sa mga oportunidad alang sa pagtipig sa internal nga estado ug labi ka layered nga lohika.Kini kasagarang dili hinungdan sa dagkong mga CPLD ug mas bag-ong mga pamilya sa produkto sa CPLD.
Ang ubang mga bahin parehas saMga FPGA:
- Dako nga gidaghanon sa mga ganghaan anaa.Ang mga CPLD kasagaran adunay katumbas sa liboan ngadto sa napulo ka libo samga ganghaan sa lohika, nagtugot sa pagpatuman sa kasarangang komplikado nga mga himan sa pagproseso sa datos.Ang mga PAL kasagarang adunay pipila ka gatos nga katumbas sa ganghaan sa kadaghanan, samtang ang mga FPGA kasagarang gikan sa napulo ka libo ngadto sa pipila ka milyon.
- Ang ubang mga probisyon alang sa lohika mas flexible kay sasum-of-productmga ekspresyon, lakip ang mga komplikado nga agianan sa feedback tali sa mga macro cell, ug espesyal nga lohika alang sa pag-implementar sa lainlaing sagad gigamit nga mga gimbuhaton, sama sainteger aritmetika.
Ang labing mamatikdan nga kalainan tali sa usa ka dako nga CPLD ug usa ka gamay nga FPGA mao ang presensya sa on-chip non-volatile memory sa CPLD, nga nagtugot sa mga CPLD nga magamit alang sa "boot loader” function, sa dili pa itugyan ang kontrol sa ubang mga aparato nga wala’y kaugalingon nga permanente nga pagtipig sa programa.Ang usa ka maayo nga pananglitan kung diin ang usa ka CPLD gigamit sa pagkarga sa datos sa pag-configure alang sa usa ka FPGA gikan sa dili dali nga panumduman.[1]
Mga kalainan [usba]
Ang mga CPLD usa ka ebolusyonaryong lakang gikan sa mas gagmay nga mga himan nga nag-una kanila,Mga PLA(unang gipadala niSignetics), ugMga PAL.Kini sa baylo giunhan sastandard nga lohikamga produkto, nga wala'y gitanyag nga programmability ug gigamit sa paghimo sa logic function pinaagi sa pisikal nga pag-wire sa pipila ka standard logic chips (o gatusan niini) nga magkauban (kasagaran adunay mga wiring sa usa ka printed circuit board o mga tabla, apan usahay, ilabi na sa prototyping, gamitpagputos sa alambremga kable).
Ang panguna nga kalainan tali sa FPGA ug CPLD nga mga arkitektura sa aparato mao nga ang mga CPLD gibase sa sulodpagpangita sa mga lamesa(LUTs) samtang naggamit ang mga FPGAmga bloke sa lohika.