Merrillchip Bag-o & Orihinal sa stock Electronic nga mga sangkap integrated circuit IC DS90UB928QSQX/NOPB
Mga Hiyas sa Produkto
MATANG | DESKRIPSIYON |
Kategorya | Mga Integrated Circuit (ICs) |
Si Mfr | Mga Instrumento sa Texas |
Sunod-sunod nga | Automotive, AEC-Q100 |
Pakete | Tape ug Reel (TR) Giputol nga Tape (CT) Digi-Reel® |
SPQ | 250 T&R |
Status sa Produkto | Aktibo |
Kalihokan | Deserializer |
Rate sa Data | 2.975Gbps |
Uri sa Input | FPD-Link III, LVDS |
Uri sa Output | LVDS |
Gidaghanon sa mga Input | 1 |
Gidaghanon sa mga Output | 13 |
Boltahe - Supply | 3V ~ 3.6V |
Operating Temperatura | -40°C ~ 105°C (TA) |
Type sa Pag-mount | Ibabaw nga Mount |
Pakete / Kaso | 48-WFQFN Gibutyag nga Pad |
Supplier Device Package | 48-WQFN (7x7) |
Numero sa Base nga Produkto | DS90UB928 |
1.
Ang FPDLINK usa ka high-speed differential transmission bus nga gidisenyo sa TI, kasagaran gigamit sa pagpasa sa datos sa imahe, sama sa data sa camera ug display.Ang sumbanan kanunay nga nag-uswag, gikan sa orihinal nga pares sa mga linya nga nagpadala sa 720P@60fps nga mga imahe hangtod sa karon nga abilidad sa pagpadala sa 1080P@60fps, nga adunay nagsunod nga mga chip nga nagsuporta bisan sa mas taas nga mga resolusyon sa imahe.Ang gilay-on sa transmission taas usab kaayo, nga moabot sa mga 20m, nga naghimo niini nga sulundon alang sa mga aplikasyon sa automotive.
Ang FPDLINK adunay usa ka high-speed forward channel alang sa pagpasa sa high-speed nga data sa imahe ug gamay nga bahin sa control data.Adunay usab usa ka medyo ubos nga tulin nga backward channel alang sa pagpasa sa reverse control nga impormasyon.Ang unahan ug paatras nga komunikasyon nagporma usa ka bi-directional control channel, nga nagpadulong sa maalamon nga disenyo sa I2C sa FPDLINK nga hisgutan sa kini nga papel.
Ang FPDLINK gigamit sa usa ka serializer ug usa ka deserializer nga gipares, ang CPU mahimong konektado sa serializer o sa deserializer, depende sa aplikasyon.Pananglitan, sa usa ka aplikasyon sa camera, ang sensor sa camera nagkonektar sa serializer ug nagpadala sa datos sa deserializer, samtang ang CPU nakadawat sa datos nga gipadala gikan sa deserializer.Sa usa ka aplikasyon sa pagpakita, ang CPU nagpadala sa datos sa serializer ug ang deserializer makadawat sa datos gikan sa serializer ug ipadala kini sa LCD screen aron ipakita.
2.
Ang i2c sa CPU mahimo unya nga konektado sa serializer o deserializer's i2c.Ang FPDLINK chip nakadawat sa I2C nga impormasyon nga gipadala sa CPU ug nagpadala sa I2C nga impormasyon ngadto sa pikas tumoy pinaagi sa FPDLINK.Sama sa nahibal-an namon, sa i2c protocol, ang SDA gi-synchronize pinaagi sa SCL.Sa kinatibuk-an nga mga aplikasyon, ang mga datos gitaod sa nagtaas nga ngilit sa SCL, nga nanginahanglan sa agalon o ulipon nga andam alang sa datos sa nahulog nga ngilit sa SCL.Bisan pa, sa FPDLINK, tungod kay ang transmission sa FPDLINK gitakda sa oras, wala’y problema kung ang agalon nagpadala mga datos, sa kadaghanan ang ulipon makadawat sa datos pipila ka orasan sa ulahi kaysa gipadala sa agalon, apan adunay problema kung ang ulipon mitubag sa agalon. , pananglitan, kung ang ulipon motubag sa agalon nga adunay usa ka ACK kung ang ACK gipasa sa agalon, kini ulahi na kaysa sa oras nga gipadala sa ulipon, ie nakaagi na kini sa paglangan sa FPDLINK ug mahimo’g wala na ang pagtaas. ngilit sa SCL.
Maayo na lang, ang i2c protocol naghunahuna niini nga sitwasyon.Ang i2c spec nagtino sa usa ka propyedad nga gitawag ug i2c stretch, nga nagpasabot nga ang i2c nga ulipon makabira sa SCL paubos sa dili pa ipadala ang ACK kung dili pa kini andam aron ang agalon mapakyas sa pagsulay sa pagbitad sa SCL aron ang agalon magpadayon sa pagsulay sa kuhaa ang SCL ug hulaton ang, Busa sa diha nga ang pag-analisar sa i2c waveform sa FPDLINK Slave nga bahin, atong makita nga sa matag higayon nga ipadala ang bahin sa address sa ulipon, adunay 8 ka bits lamang, ug ang ACK matubag sa ulahi.
Ang FPDLINK chip sa TI nagpahimulos pag-ayo niini nga feature, imbes nga ipasa lang ang nadawat nga i2c waveform (ie pagpabilin sa samang baud rate sa nagpadala), kini nag-retransmit sa nadawat nga datos sa baud rate nga gitakda sa FPDLINK chip.Busa kini mao ang importante nga timan-an sa diha nga pag-analisar sa i2c waveform sa FPDLINK Slave nga bahin.Ang CPU i2c baud rate mahimong 400K, apan ang i2c baud rate sa FPDLINK slave side kay 100K o 1M, depende sa SCL high ug low settings sa FPDLINK chip.